Компания Tachyon Design Automation перевела (http://www.tachyon-da.com/) в разряд свободных проектов HDL (https://ru.wikipedia.org/wiki/%D0%AF%D0%...-симулятор OSS CVC, ранее распространяемый в виде проприетарного продукта. Таким образом, сообщество получило первый свободный симулятор для языка описания и моделирования электронных систем Verilog (https://ru.wikipedia.org/wiki/Verilog), пригодный для промышленного использования и полностью соответствующий стандарту IEEE 1364 (Verilog 2005). Ранее доступные открытые HDL-симуляторы, обеспечивали лишь частичную поддержку актуальных спецификаций Verilog.
OSS CVC является одним из самых быстрых симуляторов Verilog и предоставляет (http://www.tachyon-da.com/docs/oss-cvc-quick-start-061014.pdf) возможность симуляции как в режиме интерпретации с возможностью интерактивной отладки, так и в режиме компиляции с формированием исполняемых файлов. Пакет может использоваться для любых видов симуляции Verilog, включая поддержку моделей SDF и точных задержек на логическом элементе (Accurate Delay Gate).
Поддерживаются некоторые элементы расширения
SystemVerilog (https://ru.wikipedia.org/wiki/SystemVerilog), что позволяет упростить использование OSS CVC с современными методами проектирования, использующими System C или обработку вывода инструментами ESL. Возможно использование интерфейса DPI PLI для прямого вызова из модели Verilog функций на языках C и C++ или для обращения к функциям Verilog из кода на языках C и C++. Уровень поддержки SystemVerilog достаточен для запуска всех популярных библиотек PFGA. При этом OSS CVC поддерживает только статические типы, без возможности использования динамических классов.Код симулятора открыт под модифицированной свободной лицензией Artistic, применяемой в проектах Perl Foundation. Лицензия относится к категории копилефт (https://ru.wikipedia.org/wiki/%D0%9A%D0%... и запрещает (http://www.tachyon-da.com/docs/OSS-CVC-ARTISTIC-LICENSING-FA... использование OSS CVC в составе проприетарных продуктов, для использования в которых предлагается отдельная коммерческая лицензия. В свободных проектах код CVC может использоваться без ограничений, в том числе допускается создание форков, при условии смены имени и отражении в документации внесённых изменений.
В качестве одной из причин открытия кода называется желание повысить конкурентные преимущества продукта через предоставление крупным производителям электроники возможности интегрировать в симулятор собственные технологии для повышения эффективности его работы с учётом специфики развиваемых систем.
URL: https://www.semiwiki.com/forum/content/3737-open-source-veri...
Новость: http://www.opennet.me/opennews/art.shtml?num=40365
Ссылки на исходники нет.
А сходить и прочитать?>To obtain OSS CVC, or purchase Enterprise OSS CVC Support or for more information, send email to: craigr@tachyon-da.com
Конечно я сходил и прочитал. И это ни как не влияет на мой комментарий, ссылки на исходный код всё равно нет.
Не понимаю сути претензии тогда. Исходный код обязательно по ссылкам должен скачиваться, что ли?
ну, строго говоря, mailto:craigr@tachyon-da.com это тоже ссылка, посредством обращения по которой вам могут предоставить исходники.
Никто не обязывает предоставлять исходники первым встречным.
Эх, еще бы какой-нибудь chip-printer для недорогой распечатки самопальных микрух в домашних условиях... FPGA то дороговато выходят :)
Нуачо, печатные платы "дома на коленке" уже делают вовсю. Direct toner transfer ("лазерный утюг, ЛУТ") или даже вполне себе экспонирование по фотошаблонам. По сути немного упрощенная версия производственных процессов. Особо неленивые даже "зеленку" фигачат. Опять же по фотошаблонам. И фиг с два вы потом результат отличите от недорогой китайской фабрики.
"печатные платы "дома на коленке" уже делают вовсю"Посмеялся про "уже делают вовсю". Сейчас все интересные чипы в LQFP100 и выше. Лет 5-10 назад да, было гуд.
как это ПЕРВЫЙ свободный симулятор верилога?
а http://en.wikipedia.org/wiki/Icarus_Verilog ???
> полностью соответствующий стандарту IEEE 1364
Интересно, сколько в икарусе ещё не реализовано, и какие именно проекты используют недостающие возможности?
ну не знаю чего там не реализовано в Икарусе, но я в нём запускал проект на несколько миллионов вентилей. отработал ПУЛЕЙ и результаты моделирования показал аналогичные ModelSim-у. да, в нём нет таких мощных средств отладки, но моделирует ИкарусВерилог -- ОЧЕНЬ быстро и качественно
this simulator is not fully IEEE 1364-2001 compliant as it does not support constant functions, parameterized functions.
Лучше бы открыли код симулятора NFS: Most Wanted.
Лучшебы открыли код того симулятора, под который этот написан.
Ребята! Это круто! Я волновался что такого уровня симулятора для Verilog с открытым кодом нет. Это важно.
Кому-нибудь ответили? Уже долгое время по мейлу нет ответов (отправлял с разных ящиков).