URL: https://www.opennet.me/cgi-bin/openforum/vsluhboard.cgi
Форум: vsluhforumID6
Нить номер: 5034
[ Назад ]

Исходное сообщение
"Cisco 1721 & SDH"

Отправлено Zidax , 31-Мрт-04 08:00 
День добрый! Cisco соединяется с АТС по Е1. Все работало нормально более года. В один момент пошли огромные потери. Вот что показывает sh contr e1:
Router#show contr e1 0
E1 0 is up.
  Applique type is Channelized E1 - balanced
  Far End Block Errors Detected
  No alarms detected.
  alarm-trigger is not set
  Version info Firmware: 20020812, FPGA: 11
  Framing is CRC4, Line Code is HDB3, Clock Source is Internal.
  Data in current interval (584 seconds elapsed):
     12950 Line Code Violations, 57712 Path Code Violations
     0 Slip Secs, 0 Fr Loss Secs, 572 Line Err Secs, 0 Degraded Mins
     0 Errored Secs, 0 Bursty Err Secs, 0 Severely Err Secs, 584 Unavail Secs
  Data in Interval 1:
     20358 Line Code Violations, 89871 Path Code Violations
     0 Slip Secs, 0 Fr Loss Secs, 896 Line Err Secs, 0 Degraded Mins
     0 Errored Secs, 0 Bursty Err Secs, 0 Severely Err Secs, 900 Unavail Secs

Far End Block Errors Detected - появляется хаотично, но редко.
Поток в апе только с clock source internal, с другими сразу падает. И с другой стороны менял эфекта 0. Ставил framing NO-CRC4, тоже падает. Заземлил провода не помогло. Менял Cisco, менял поток на SDH ничего не помогает. Вроде дело в синхре. АТС-ники говорят что поток на SDH синхронизируется от cisco.
Подскажите пожайлуста где рыть, кто сталкивался. Или может както дополнительно можно снять статистику, продиагностировать? Буду рад всем советам, я уже незнаю что делать.


Содержание

Сообщения в этом обсуждении
"Cisco 1721 & SDH"
Отправлено evo , 31-Мрт-04 17:13 
>День добрый! Cisco соединяется с АТС по Е1. Все работало нормально более
>года. В один момент пошли огромные потери. Вот что показывает sh
>contr e1:
>Router#show contr e1 0
>E1 0 is up.
>  Applique type is Channelized E1 - balanced
>  Far End Block Errors Detected
>  No alarms detected.
>  alarm-trigger is not set
>  Version info Firmware: 20020812, FPGA: 11
>  Framing is CRC4, Line Code is HDB3, Clock Source is
>Internal.
>  Data in current interval (584 seconds elapsed):
>     12950 Line Code Violations, 57712 Path Code
>Violations
>     0 Slip Secs, 0 Fr Loss Secs,
>572 Line Err Secs, 0 Degraded Mins
>     0 Errored Secs, 0 Bursty Err Secs,
>0 Severely Err Secs, 584 Unavail Secs
>  Data in Interval 1:
>     20358 Line Code Violations, 89871 Path Code
>Violations
>     0 Slip Secs, 0 Fr Loss Secs,
>896 Line Err Secs, 0 Degraded Mins
>     0 Errored Secs, 0 Bursty Err Secs,
>0 Severely Err Secs, 900 Unavail Secs
>
>Far End Block Errors Detected - появляется хаотично, но редко.
>Поток в апе только с clock source internal, с другими сразу падает.
>И с другой стороны менял эфекта 0. Ставил framing NO-CRC4, тоже
>падает. Заземлил провода не помогло. Менял Cisco, менял поток на SDH
>ничего не помогает. Вроде дело в синхре. АТС-ники говорят что поток
>на SDH синхронизируется от cisco.
>Подскажите пожайлуста где рыть, кто сталкивался. Или может както дополнительно можно снять
>статистику, продиагностировать? Буду рад всем советам, я уже незнаю что делать.
>
Приветствую!
Поток на SDH не должен брать синхру от cisco!
SDH должен синхранизироваться от какого нибуть более стабильного источника.
Изменение фраминга (с CRC-4 или без него) ничего не даст.
Проверьте с чего берёт синхру АТС, менялдось лм чтонить в этом плане.
Ну и контакты они же патчкорды проверьте.
С уважением.